本書闡述了硬件產(chǎn)品經(jīng)理的能力模型、知識(shí)結(jié)構(gòu)和工作流程。書中在介紹硬件產(chǎn)品經(jīng)理工作中涉及的三大業(yè)務(wù)板塊(產(chǎn)品準(zhǔn)備、產(chǎn)品落地和產(chǎn)品運(yùn)維)的具體事務(wù)時(shí),依次從產(chǎn)品需求管理、規(guī)劃和定義、設(shè)計(jì)與研發(fā)、項(xiàng)目管理、上市、維護(hù)和退市等方面闡述了硬件產(chǎn)品經(jīng)理的實(shí)操細(xì)節(jié),并給出了立項(xiàng)任務(wù)書、產(chǎn)品需求文檔、產(chǎn)品體驗(yàn)報(bào)告、GTM(GoToMa
本書共8章,可歸納為3部分。第1部分(第2、3章)闡釋了網(wǎng)絡(luò)與通信的基礎(chǔ)技術(shù),包括網(wǎng)絡(luò)硬件、網(wǎng)絡(luò)軟件、參考模型、網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)、介質(zhì)訪問控制、網(wǎng)絡(luò)傳輸介質(zhì),以及傳輸損傷、信道容量、信號(hào)編碼、同步,通信差錯(cuò)檢測、糾正、控制,流量控制,高級(jí)數(shù)據(jù)鏈路控制;第2部分(第1章、第4-7章)包括現(xiàn)場總線概述,EIA-232、EIA-
本書基于ST公司推出的STM32F103芯片和STM32CubeIDE平臺(tái),實(shí)現(xiàn)基于HAL/LL庫的STM32程序開發(fā)。本書以項(xiàng)目化教學(xué)模式編寫,每個(gè)項(xiàng)目分為若干個(gè)任務(wù),每個(gè)任務(wù)分別基于仿真平臺(tái)和實(shí)物進(jìn)行開發(fā)與調(diào)試。全書分為9章,內(nèi)容包括進(jìn)入STM32世界、C語言的高級(jí)應(yīng)用、LED控制設(shè)計(jì)與實(shí)現(xiàn)、數(shù)碼管顯示設(shè)計(jì)與實(shí)現(xiàn)、
本書從應(yīng)用實(shí)踐出發(fā),寓教于實(shí)操,詳細(xì)介紹虛擬化技術(shù)的基礎(chǔ)內(nèi)容和操作技能,共包括6個(gè)項(xiàng)目,分別是KVM概述、使用Libvirt創(chuàng)建和管理虛擬機(jī)、使用virt-manager創(chuàng)建和管理虛擬機(jī)、虛擬網(wǎng)絡(luò)的配置和管理、網(wǎng)絡(luò)存儲(chǔ)架構(gòu)的搭建和使用、KVM鏡像管理與桌面虛擬化。通過具體實(shí)驗(yàn),讀者能夠更透徹地理解理論知識(shí),了解虛擬機(jī)技
本書以智能硬件AMR移動(dòng)機(jī)器人產(chǎn)品實(shí)戰(zhàn)案例貫穿全書,從智能硬件的系統(tǒng)構(gòu)成、智能硬件產(chǎn)品經(jīng)理的工作內(nèi)容、智能硬件產(chǎn)品的全生命周期管理過程、產(chǎn)品運(yùn)營、產(chǎn)品需求分析、競品分析、產(chǎn)品項(xiàng)目管理、產(chǎn)品經(jīng)理的工作方法、智能硬件產(chǎn)品經(jīng)理職業(yè)素養(yǎng)要求等方面,詳細(xì)闡述如何提高智能硬件產(chǎn)品經(jīng)理的業(yè)務(wù)能力,彌補(bǔ)國內(nèi)關(guān)于智能硬件產(chǎn)品經(jīng)理的相關(guān)學(xué)
《AI處理器硬件架構(gòu)設(shè)計(jì)》基于當(dāng)前工業(yè)界主流的設(shè)計(jì)規(guī)格,詳細(xì)介紹了AI處理器硬件架構(gòu)及微架構(gòu)的設(shè)計(jì)原理,并配有對(duì)應(yīng)的工程經(jīng)驗(yàn)總結(jié)與產(chǎn)品實(shí)例分析。本書主要內(nèi)容包括:業(yè)界主流AI處理器架構(gòu)及基礎(chǔ)背景知識(shí)(第1章);AI處理器指令集設(shè)計(jì)與硬件架構(gòu)總體設(shè)計(jì)(第2、3章);核心計(jì)算單元,即向量處理單元、矩陣處理單元、標(biāo)量處理單元
語音是最有效的人機(jī)交互方式之一。人工智能與傳統(tǒng)語音技術(shù)相結(jié)合使其在家居、可穿戴、機(jī)器人、車載等智能終端設(shè)備上得到了普及。終端設(shè)備具有低資源、實(shí)時(shí)性、應(yīng)用場景復(fù)雜多變等特點(diǎn),對(duì)算法提出了更嚴(yán)格的要求。本書介紹了面向端側(cè)設(shè)備的若干智能語音處理技術(shù),書中主要采用了傳統(tǒng)信號(hào)處理與深度學(xué)習(xí)相結(jié)合的方法論,并且介紹了在實(shí)際工程應(yīng)用
本書要內(nèi)容包括:緒論、Arm處理器體系架構(gòu)、STM32嵌入式微控器、STM32CubeMX的應(yīng)用、STM32CubeIDE開發(fā)平臺(tái)、STM32通用輸入輸出接口、STM32中斷系統(tǒng)、STM32定時(shí)器系統(tǒng)、STM32通用同步異步收發(fā)器(USART)、STM32模數(shù)轉(zhuǎn)換器(ADC)、STM32DMA控制器和嵌入式實(shí)時(shí)操作系統(tǒng)
本書是一本非常實(shí)用的計(jì)算機(jī)體系結(jié)構(gòu)入門書,所基于的RISC-V指令集架構(gòu)是一種開源的機(jī)器語言,有望成為主流的設(shè)計(jì)語言。本書旨在指導(dǎo)讀者動(dòng)手設(shè)計(jì)RISC-V處理器,實(shí)現(xiàn)不同的處理器組織,如普通流水線、多周期操作流水線、多線程、多核等。在每一步的實(shí)現(xiàn)環(huán)節(jié),都給出開源的C++HLS代碼,可以在基于FPGA的開發(fā)板上進(jìn)行集成和
本書講解時(shí)序約束的原理和實(shí)戰(zhàn),將芯片時(shí)序約束的經(jīng)驗(yàn)應(yīng)用于FPGA,以最大限度地提升FPGA性能。全書共分十章,內(nèi)容包括:FPGA內(nèi)部時(shí)序路徑分析、主時(shí)鐘約束、衍生時(shí)鐘約束、輸入信號(hào)接口約束、輸出信號(hào)接口約束等。